b44: fix misalignment and space-saving in rx packet handling (significant throughput...
[openwrt.git] / target / linux / adm5120 / files / include / asm-mips / mach-adm5120 / adm5120_intc.h
index 4d75259..52883cf 100644 (file)
@@ -1,32 +1,19 @@
 /*
- *  $Id$
- *
  *  ADM5120 interrupt controller definitions
  *
  *  This header file defines the hardware registers of the ADM5120 SoC
  *  built-in interrupt controller.
  *
- *  Copyright (C) 2007 OpenWrt.org
- *  Copyright (C) 2007 Gabor Juhos <juhosg at openwrt.org>
- *
- *  This program is free software; you can redistribute it and/or
- *  modify it under the terms of the GNU General Public License
- *  as published by the Free Software Foundation; either version 2
- *  of the License, or (at your option) any later version.
+ *  Copyright (C) 2007-2008 Gabor Juhos <juhosg@openwrt.org>
  *
- *  This program is distributed in the hope that it will be useful,
- *  but WITHOUT ANY WARRANTY; without even the implied warranty of
- *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
- *  GNU General Public License for more details.
+ *  This program is free software; you can redistribute it and/or modify it
+ *  under the terms of the GNU General Public License version 2 as published
+ *  by the Free Software Foundation.
  *
- *  You should have received a copy of the GNU General Public License
- *  along with this program; if not, write to the
- *  Free Software Foundation, Inc., 51 Franklin Street, Fifth Floor,
- *  Boston, MA  02110-1301, USA.
  */
 
-#ifndef _ADM5120_INTC_H_
-#define _ADM5120_INTC_H_
+#ifndef _MACH_ADM5120_INTC_H
+#define _MACH_ADM5120_INTC_H
 
 /*
  * INTC register offsets
@@ -73,4 +60,4 @@
 #define INTC_INT_SWITCH        ( 1 << INTC_IRQ_SWITCH )
 #define INTC_INT_ALL   (( 1 << INTC_IRQ_COUNT)-1)
 
-#endif /* _ADM5120_INTC_H_ */
+#endif /* _MACH_ADM5120_INTC_H */
This page took 0.02414 seconds and 4 git commands to generate.