/* möglichst bald nach der Versammlung */ +Unterschriften auf MV-Protokoll
[stratum0-wiki.git] / Logic_Analyzer_LAP-16128U.mw
1 {{Hardware
2 |kontakt = {{Benutzer|lichtfeind}}
3 |status = broken
4 |ort = nicht mehr im Space
5 |beschreibung = Logic Analyzer
6 }}
7
8 Der '''ZEROPLUS PC-Based Logic Analyzer LAP-16128U''' ist ein 16-Kanal USB-Logic-Analyzer mit bis zu 200MHz Samplerate und 128kSamples pro Kanal.
9 Er wurde uns von Michael Kazda zur Verfügung gestellt.
10
11 {{Hinweis|ACHTUNG!!! der LAP ist inzwischen nicht mehr im Space....}}
12
13 ==Software==
14
15 Mit einem [http://sourceforge.net/mailarchive/message.php?msg_id=30720963 Einzeiler-Patch] kann man [http://sigrok.org sigrok] dazu bringen, ihn zu erkennen. Eine Anleitung zum Kompilieren von sigrok findet man [http://sigrok.org/wiki/Linux hier].
16 * Der Patch wurde [http://sigrok.org/gitweb/?p=libsigrok.git;a=commit;h=9e5670d0ab63af4353003bf879b0aa5e1a6919f8 gemered] und sofern man sigrok aus dem git repo baut, sollte es nun out of the box funktionieren.
17
18 ==Beispiele==
19
20 ===Clock-Signal===
21 $ sudo sigrok-cli --driver zeroplus-logic-cube --device samplerate=200M --samples 1024 -p A1 -O ascii
22 libsigrok 0.2.0
23 Acquisition with 1/16 probes at 200 MHz
24 A1:/\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""\..../
25 A1:""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""\....
26 A1:/""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""\...
27 A1:./""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""\..
28 A1:../""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""\.
29 A1:.../""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""\
30 A1:..../""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\..../""
31 A1:\..../""\...../"\...../""\..../""\...../"\...../""\..../""\...../"\...../"
32 A1:"\..../""\...../"\...../""\..../""\...../"\...../""\..../""\...../"\...../
33 A1:""\..../""\...../"\...../""\..../""\...../"\...../""\..../""\...../""\....
34 A1:/""\..../""\...../""\..../""\..../""\...../""\..../""\..../""\...../""\...
35 A1:./""\..../""\...../""\..../""\..../""\...../""\..../""\...../"\...../""\..
36 A1:../""\..../""\...../""\..../""\...../"\...../""\..../""\...../"\...../""\.
37 A1:.../""\..../""\...../""\..../""\...../"\...../""\..../""\..../
38
39 ===UART (NMEA-Daten)===
40 $ sudo sigrok-cli --driver zeroplus-logic-cube --device samplerate=50k --time 1000 -p A0 -a uart:baudrate=9600:parity_check=no,uart_dump
41 $GPRMC,201055.00,A,5216.70780,N,01031.28142,E,0.098,,130413,,,A*70
42 $GPVTG,,T,,M,0.098,N,0.182,K,A*29
43 $GPGGA,201055.00,5216.70780,N,01031.28142,E,1,08,1.80,82.1,M,45.6,M,,*64
44 $GPGSA,A,3,31,02,25,29,10,12,05,14,,,,,2.82,1.80,2.18*06
45 $GPGSV,4,1,13,02,28,051,36,05,06,091,31,10,09,043,37,12,27,106,37*70
46 $GPGSV,4,2,13,14,05,227,23,21,10,184,,23,04,345,26,25,63,107,39*79
47 $GPGSV,4,3,13,27,33,290,27,29,78,216,37,30,17,293,21,31,53,285,25*70
48 $GPGSV,4,4,13,39,29,161,29*47
49 $GPGLL,5216.70780,N,01031.28142,E,201055.00,A,A*6C
50 $GPZDA,201055.00,13,04,2013,00,00*63
This page took 0.042791 seconds and 5 git commands to generate.